dc.contributor.advisor | Saldaña Pumarica, Julio César | es_ES |
dc.contributor.advisor | Raygada Vargas, Erick Leonardo | es_ES |
dc.contributor.author | Matos Díaz, Gabriel Armando | es_ES |
dc.date.accessioned | 2019-07-30T21:25:23Z | es_ES |
dc.date.available | 2019-07-30T21:25:23Z | es_ES |
dc.date.created | 2019 | es_ES |
dc.date.issued | 2019-07-30 | es_ES |
dc.identifier.uri | http://hdl.handle.net/20.500.12404/14654 | |
dc.description.abstract | El presente trabajo de investigación consiste en el diseño de un circuito amplificador con ganancia programable (PGA) para ser empleado como una segunda etapa de amplificación en sistemas de adquisición de señales neuronales. La principal estrategia de diseño es aplicar una técnica de escalabilidad de corriente, para disipar solo la potencia necesaria para cada ganancia; además logrando mantener el mismo ancho de banda para cada ganancia seleccionada. El número de ganancias de diseño son ocho, programables mediante tres bits. La topología empleada es fully differential; por ello, se incluye un circuito de realimentación de modo común (CMFB). Así mismo, en los requerimientos se consideran la estabilidad del sistema tanto para el lazo en modo diferencial como el lazo en modo común. La tecnología empleada en el diseño es AMS0.35µm en el software Virtuoso Schematic de la compañía Cadence, donde se realizaron las simulaciones y se validó el funcionamiento del circuito mediante distintos análisis. Entre los resultados obtenidos para el amplificador destacan su ganancia programable entre 6dB y 29dB con disipación de potencia promedio de 1.64µW para una fuente de alimentación de 3.3V. | es_ES |
dc.language.iso | spa | es_ES |
dc.publisher | Pontificia Universidad Católica del Perú | es_ES |
dc.rights | info:eu-repo/semantics/openAccess | es_ES |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-sa/2.5/pe/ | * |
dc.subject | Amplificadores (Electrónica)--Diseño y construcción | es_ES |
dc.subject | Dispositivos lógicos programables--Diseño y construcción | es_ES |
dc.subject | Redes neuronales (Computación)--Dispositivos electrónicos | es_ES |
dc.title | Diseño de un amplificador de ganancia programable con disipación de potencia adaptada a la ganancia para sistemas de adquisición de señales neuronales | es_ES |
dc.type | info:eu-repo/semantics/bachelorThesis | es_ES |
thesis.degree.name | Ingeniero Electrónico | es_ES |
thesis.degree.level | Título Profesional | es_ES |
thesis.degree.grantor | Pontificia Universidad Católica del Perú. Facultad de Ciencias e Ingeniería | es_ES |
thesis.degree.discipline | Ingeniería Electrónica | es_ES |
dc.type.other | Tesis de licenciatura | |
dc.subject.ocde | https://purl.org/pe-repo/ocde/ford#2.02.01 | es_ES |
dc.date.EmbargoEnd | 2020-01-01 | |
dc.publisher.country | PE | es_ES |
renati.advisor.dni | 10123705 | |
renati.discipline | 712026 | es_ES |
renati.level | https://purl.org/pe-repo/renati/level#tituloProfesional | es_ES |
renati.type | https://purl.org/pe-repo/renati/type#tesis | es_ES |