3. Licenciatura
URI permanente para esta comunidadhttp://54.81.141.168/handle/123456789/7312
Explorar
2 resultados
Resultados de búsqueda
Ítem Texto completo enlazado Diseño de un circuito estimador de la tasa de disparos de un detector de impulsos eléctricos neuronales(Pontificia Universidad Católica del Perú, 2020-02-17) Gutiérrez Rojas, Cinthia Zobeida; Saldaña Pumarica, Julio César; Raygada Vargas, Erick LeonardoEl desarrollo de la tecnología enfocada a la medicina relacionada al sector de enfermedades ligadas al sistema nervioso ha requerido de dispositivos capaces de detectar de manera precisa las señales que emite, siendo estas los impulsos eléctricos neuronales, ya que mediante las mismas se puede obtener la información que se transmite de neurona en neurona tales como movimientos psicomotrices o captaciones sensoriales. Una alternativa desarrollada para la detección de estos impulsos son los circuitos implantables en el cerebro, los cuales obtienen las señales neuronales de manera extracelular; es decir, obtención de señales de neuronas cercanas a un electrodo mediante penetración de la corteza cerebral. Es posible del uso de una etapa de detección para la obtener los impulsos mas es necesaria la diferenciación entre la señal neuronal y el ruido existente. Se hace uso de un filtro dentro de la detección, pero este solo filtra el ruido que tiene distinta frecuencia a la emitida por una neurona y no el obtenido de las neuronas alejadas al electrodo. Por ello, el establecimiento de un nivel de comparación permite la correcta detección de estos impulsos eléctricos neuronales, siendo una manera de obtenerlo mediante la estimación de la tasa de disparo del detector. La presente tesis tuvo como objetivo el diseño de un circuito estimador en tecnología CMOS capaz de obtener la estimación de la tasa de disparo de un detector de impulsos eléctricos neuronales. El estimador consiste en un comparador que identifica los instantes que la señal neuronal es mayor a un valor umbral fijo y un filtro Gm-C retroalimentado cuya salida es un valor proporcional a la tasa de disparo del comparador. En la tesis se describen los circuitos analógicos basados en tecnología 0.35um CMOS de AMS utilizados para los diseños del comparador y del filtro; asimismo, el diseño de los mismos y del estimador. También, se presentan los resultados obtenidos en las simulaciones mediante el software de simulación Virtuoso Environment (Cadence Design System) donde se utilizó como señal de entrada del comparador una señal neuronal amplificada de 2s de duración.Ítem Texto completo enlazado Estudio y análisis de un circuito de reducción de la diferencia entre las corrientes de estimulación para la prótesis epiretinal(Pontificia Universidad Católica del Perú, 2020-01-23) Martínez Espinoza, Jesús André; Monge Osorio, Manuel Alejandro; Raygada Vargas, Erick LeonardoEl presente trabajo de tesis consiste en el estudio y análisis de un circuito propuesto para reducir la diferencia entre los pulsos de corrientes utilizados durante la operación de la prótesis epiretinal. La topología propuesta para la calibración es hibrida; constituye de una fase analógica y una digital a fin de reducir la diferencia de corriente y almacenar un valor de cuenta para compensar la corriente generada durante el uso de la prótesis. Dentro de los requisitos para el diseño del circuito propuesto, se considera los límites en el área y potencia del chip debido a la ubicación y dificultad de acceso de la prótesis. Asimismo, se busca que el valor de la carga remanente generada por la persistencia de la corriente de mismatch no exceda el límite de 100na a fin de evitar daños en el tejido superficial. El circuito propuesto define una variable “n” la cual corresponde al número de espejos de corriente en la fase analógica, se realiza un análisis variando “n” a fin de analizar las consecuencias y ventajas que se tiene en el nivel de mismatch final y en el área ocupada en el chip por el circuito de calibración. Se utiliza la herramienta de MATLAB para simular y ejemplificar el proceso de calibración mostrando las señales de ambos pulsos en una gráfica de tiempo desde el inicio de la calibración hasta el cálculo del valor de cuenta necesario para compensar la corriente de mismatch.