Facultad de Ciencias e Ingeniería
URI permanente para esta comunidadhttp://54.81.141.168/handle/123456789/9119
Explorar
2 resultados
Resultados de búsqueda
Ítem Texto completo enlazado Diseño del dispositivo simulador de señales electrocardiográficas y del protocolo de evaluación de monitores(Pontificia Universidad Católica del Perú, 2012-08-01) Vidal Vidal, Melissa del Rocío; Callupe Pérez, Rocío LilianaLa evaluación periódica de los monitores de electrocardiografía (ECG), es fundamental para que el equipo funcione correctamente. Se recomienda utilizar un dispositivo simulador de señales electrocardiográficas dentro de la evaluación periódica, sin embargo, su elevado costo y su calibración a cargo de los fabricantes extranjeros, dificulta su adquisición. Actualmente, existe la necesidad de estos equipos simuladores en los diferentes hospitales e institutos de Lima. Por ello, el objetivo principal de este trabajo de tesis es diseñar un dispositivo simulador de señales electrocardiográficas y un protocolo de evaluación de monitores ECG dentro de un centro de salud. Para el diseño del dispositivo simulador fue necesario contar con señales patrones ECG, las cuales fueron inicialmente capturadas de manera analógica y convertidas a valores digitales, para luego permitir su almacenamiento dentro del dispositivo y su posterior simulación. La simulación de la señal ECG consta de tres etapas principales: Conversión Digital-Análoga de la señal, Demultiplexación de los valores analógicos y Acondicionamiento. Posteriormente, a través de la conexión del simulador con el monitor ECG se logra inyectar una señal patrón para la evaluación del Monitor. La evaluación del Monitor ECG se lleva a cabo utilizando un Protocolo de Evaluación, para cuyo diseño se consultaron como base fundamental las guías desarrolladas por ECRI, considerando los datos del equipo a evaluar, los instrumentos utilizados, así como las pruebas cualitativas y cuantitativas, permitiendo definir el estado del Monitor: Operativo o Inoperativo. Finalmente, se realizaron las pruebas del dispositivo simulador, utilizando el Protocolo de Evaluación diseñado, comprobando que el error del simulador es 2% en la Amplitud y 1% en la frecuencia, características técnicas de los simuladores comerciales.Ítem Texto completo enlazado Sistema de adquisición de señales biomédicas sobre FPGA(Pontificia Universidad Católica del Perú, 2011-10-24) Mesía Benito, Catherine Nathalie; Alcántara Zapata, José Daniel; Callupe Pérez, Rocío LilianaEl sistema de Adquisición de señales es un dispositivo que se encarga de adquirir diferentes señales generadas por el cuerpo humano. Dichas señales representan las diferentes funciones o actividades como la del corazón, musculo o cerebro. En la actualidad diferentes universidades e institutos de investigación utilizan equipos de adquisición, pero estos no ofrecen flexibilidad en su arquitectura. En el presente trabajo se desarrolla el diseño de un Sistema de Adquisición de señales biomédicas sobre FPGA para adquirir señales ECG, EMG y EEG que tiene una amplitud entre 100uV a 10mV y se encuentran en un rango de frecuencias de 0.01Hz a 10KHz. El diseño abarca desde la digitalización, la transmisión y visualización de los datos en el software diseñado. Además se tiene en cuenta la norma de estándar eléctrico IEC 60601 para equipos médicos. A continuación se describe las partes que conforman este documento: Capitulo 1 muestra problemática de los dispositivos en el área de investigación. Así mismo se describe las características y las tendencias que existen en la actualidad. Además se menciona cual es la demanda y los usuarios de dichos equipos. El capítulo 2 presenta el estado de arte de cada etapa del sistema de adquisición, las tecnologías que se desarrollaron dentro de cada etapa y el fundamento teórico que se utiliza en la tesis. En capitulo 3 se muestra el diseño del Sistema de Adquisición. Se establece los objetivos de la tesis y la metodología que se utilizada para el desarrollo. Después se muestra el diagrama de bloques, la selección de cada componente, los diagramas esquemáticos, descripción del hardware del FPGA y la descripción de cada etapa. El capitulo 4 presenta los resultados obtenidos en las pruebas de cada bloque descrito en el FPGA, la prueba de software. Cada resultado obtenido dentro de cada etapa, además el presupuesto para la implementación del sistema. Finalmente se presenta las conclusiones y recomendaciones generadas después de haber realizado el presente trabajo de tesis.